【摘要】一種調整電子裝置的實時時間的方法。電子裝置包括一非易失性存儲器、一時序器、一電力源及一微處理器,時序器輸出一實時時間。在此調整實時時間的方法中,電子裝置于關機過程中,微處理器記錄此實時時間于非易失性存儲器中作為一關機時間。當電子裝置
【摘要】 一種像素結構,其包括掃描線、數據線、第一薄膜晶體管、第二薄膜晶體管、第一像素電極以及第二像素電極。第一薄膜晶體管具有第一元件寬/長比,且第一薄膜晶體管與掃描線以及數據線電連接。第二薄膜晶體管具有第二元件寬/長比,且第二薄膜晶體管與掃描線以及數據線電連接。另外,第一像素電極與第一薄膜晶體管電連接,而第二像素電極是與第二薄膜晶體管電連接。 【專利類型】發明申請 【申請人】中華映管股份有限公司 【申請人類型】企業 【申請人地址】臺灣省臺北市中山北路三段二十二號 【申請人地區】中國 【申請人城市】臺灣省 【申請號】CN200610007811.X 【申請日】2006-02-17 【申請年份】2006 【公開公告號】CN101025528A 【公開公告日】2007-08-29 【公開公告年份】2007 【授權公告號】CN100485501C 【授權公告日】2009-05-06 【授權公告年份】2009.0 【IPC分類號】G02F1/136; G02F1/133; G02F1/1335; H01L21/00; G02B5/23; G02F1/13; G02B5/22 【發明人】劉夢騏; 張原豪 【主權項內容】1.一種像素結構,其特征是包括: 掃描線以及數據線; 第一薄膜晶體管,其具有第一元件寬/長比,且該第一薄膜晶體管與該 掃描線以及該數據線電連接; 第二薄膜晶體管,其具有第二元件寬/長比,且該第二薄膜晶體管與該 掃描線以及該數據線電連接; 第一像素電極,其與該第一薄膜晶體管電連接;以及 第二像素電極,其與該第二薄膜晶體管電連接。 【當前權利人】中華映管股份有限公司 【當前專利權人地址】臺灣省臺北市中山北路三段二十二號 【被引證次數】9 【被他引次數】9.0 【家族引證次數】5.0 【家族被引證次數】9
未經允許不得轉載:http://m.mhvdw.cn/1776558688.html
喜歡就贊一下






